技术特性

工艺:55nm


DSP:单核, 400 MHz


存储:片内256KB SRAM;片外32MB FLASH,支持程序段SM4加解密


通用接口:通用AD/DA接口、AD9361接口、2个HDLC、2个UART、6个SPI、4个I2C、GPIO 72 bit、FLASH、JTAG接口等


可配置参数:工作体制、调制方式、滤波器、数字频率、码型、码速率、码长、星座图映射、通信时序与协议等


调制模式:nFSK、DS-QPSK/MSK/2DBPSK


典型传输速率:9Mbps@8FSK、6Mbps@4FSK、3Mbps@2FSK、160Kbps@DS-2DBPSK/MSK


硬件编解码:RS编解码、卷积编码、Viterbi译码、交织/解交织、CRC校验


功耗:1W

尺寸:20 x 20 mm²


封装形式:FCBGA

TW9611

       TW9611数据链基带芯片是一款面向链路高可靠、高动态的短时突发通信基带处理芯片。采用“DSP+硬件加速簇”架构,在实现基带信号比特级处理硬加速的同时,支持数据链协议二次开发与扩展。硬件加速簇包括数字下变频、FSK收发机、扩频收发机和编解码等,支持上百种工作参数与模式动态配置。支持直接序列扩频、信道编解码和自适应天线切换等综合抗干扰能力。丰富的外部扩展接口,可支持通用AD/DA芯片,并支持AD9361芯片数字接口,以实现基带+射频一体化和产品小型化。